FPGA功耗评估

作者: ifpga_admin 分类: FPGA Serials 发布时间: 2018-10-19 20:41

FPGA总功耗包含2部分:静态功耗和动态功耗。
动态功耗是逻辑0/1切换器件CMOS门电容充电和放电的结果。
可以用公式P=C*V^2*F*A表示,其中:
C是CMOS门电路总的负载电容,每次转换时进行充电或放电。
V是门的电源电源;
F为工作频率;
A是开关活动系数,相当于整体的翻转率。

网上有篇文章也写得不错,从芯片的设计角度介绍功耗的情况
https://www.cnblogs.com/IClearner/p/6908033.html

Xilinx Power工具

UltraScale+™ 2018.2.2 Oct 3, 2018 Microsoft Excel 2007, 2010, 2013, 2016, Office 365 (.xlsm) Download
UltraScale™ 2017.4 Dec 20, 2017 Microsoft Excel 2007, 2010, 2013, 2016, Office 365 (.xlsm) Download
7 Series and Zynq®-7000 2018.2 June 18, 2018 Microsoft Excel 2007, 2010, 2013, 2016, Office 365 (.xlsm) Download
Virtex®-5 and Virtex-6 14.3 Oct 23, 2012 Microsoft Excel 2003, 2007 (.xls) Download
Spartan®-3A/3AN/3A DSP and
Spartan-6
14.3 Oct 23, 2012 Microsoft Excel 2003, 2007 (.xls) Download
Spartan-3E 11.1 Apr 08, 2009 Microsoft Excel 2003, 2007 (.xls) Download
Spartan-3 11.1 Apr 08, 2009 Microsoft Excel 2003, 2007 (.xls) Download
Virtex-4 11.1 Mar 16, 2009 Microsoft Excel 2003, 2007 (.xls) Download

通过Vivaod产生.xpe文件,导入到XPE工具进行分析,据说误差不超过10%,模型还是建立得不错

如果觉得我的文章对您有用,请随意打赏。您的支持将鼓励我继续创作!

发表评论

电子邮件地址不会被公开。 必填项已用*标注